Рефераты. Реализация устройства контроля переданной информации с использованием модифицированного кода Хемминга

Назначение выводов микросхемы приведено в таблице 3.2.


Таблица 3.2. Назначение выводов микросхемы КР580ГФ24

Вывод

Обозначение

Тип вывода

Функциональное назначение выводов

1

SR

Выход

Установка в исходное состояние микропроцессора и системы

2

RESIN

Вход

Установка 0

3

RDYIN

Вход

Сигнал «Готовность»

4

RDY

Выход

Сигнал «Готовность»

5

SYN

Вход

Сигнал синхронизации

6

C

Выход

Тактовый сигнал, синхронный с фазой С2

7

STB

Выход

Стробирующий сигнал состояния

8

GND

Общий

9

UCC2

Вход

Напряжение питания +12В

10

C2

Выход

Тактовые сигналы — фаза С2

11

C1

Выход

Тактовые сигналы — фаза С1

12

OSC

Выход

Тактовые сигналы опорной частоты

13

TANK

Вход

Вывод для подключения колебательного контура

14,15

XTAL1,

XTAL2

Вход

Выводы для подключения резонатора

16

UCC1

Вход

Напряжение питания +5В

 

3.3 Системный контроллер и шинный формирователь КР580ВК28


Рис 3.3 Системный контроллер и шинный формирователь КР580ВК28


Системный контроллер и шинный формирователь КР580ВК28 предназначен для фиксации слова-состояния МП, выработки системных управляющих сигналов, буферизации шины данных МП и управлением передачи данных. Системный контроллер формирует управляющие сигналы по сигналам состояния микропроцессора при обращении к ЗУ: RD и WR; при обращении к УВВ: RD IO и WR IO, а также обеспечивает прием и передачу 8-разрядной информации между каналом данных микропроцессора по выводам D7-D0 и системным каналом по выводам DB7-DB0. Регистр состояния по входному сигналу STB фиксирует информацию состояния микропроцессора в первом такте каждого машинного цикла. Дешифратор управляющих сигналов формирует один из управляющих сигналов в каждом машинном цикле: RD, WR, RD IO, WR IO, INTA. Асинхронный сигнал BUSEN управляет выдачей данных с буферной схемы и управляющих сигналов: при напряжении высокого уровня все выходы микросхемы переводятся в высокоомное состояние.

Назначение выводов микросхемы приведено в таблице 3.3.


Таблица 3.3. Назначение выводов микросхемы

Вывод

Обозначение

Тип вывода

Функциональное назначение выводов

1

STB

Вход

Стробирующий сигнал состояния (от ГТИ)

2

HLDA

Вход

Подтверждение захвата

3

TR

Вход

Выдача информации

4

RC

Вход

Прием информации

5,7

9,11,

13,16,

18,20,

DB4,DB7,

DB3,DB2,

DB0,DB1,


Вход/выход

Канал данных системы

6,8,10,

12,15,17,

19,21

D4,D7,D3,

D2,D0,D1,

D5,D6


Входы/выходы данных со стороны МП

14

GND

Общий

22

BUSEN

Вход

Управление передачей данных и выдачей сигналов

23

INTA

Выход

Подтверждение запроса прерывания

24

RD

Выход

Чтение из ЗУ

25

RD IO

Выход

Чтение из УВВ

26

WR

Выход

Запись в ЗУ

27

WR IO

Выход

Запись в УВВ

28

UCC

Вход

Напряжение питания +5В

 

3.4 Буферный регистр КР580ИР82


Рис 3.4 Буферный регистр КР580ИР82

Буферный регистр КР580ИР82, выполняет роль буфера между МП и шиной данных. Буферный регистр КР580ИР82 представляет собой 8-разрядный параллельный регистр с трехстабильными выходами. Обладает повышенной нагрузочной способностью.


Таблица 3.4. Назначение выводов микросхемы

Вывод

Обозначение

Тип вывода

Функциональное назначение выводов

1

D0-D7

Вход

Информационная шина

2

OE

Вход

Разрешение передачи (управление 3-м состоянием)

10

GND

Общий

11

STB

Вход

Стробирующий сигнал

12-19

Q0-Q7

Выход

Информационная шина

20

UCC

Напряжение питания +5В

 

3.5 Параллельный интерфейс КР580ВВ55А


Произведя запись управляющего слова в РУС, можно перевести микросхему в один из трех режимов работы. При подаче SR РУС устанавливается в состояние, при котором все каналы настраиваются на работу в режиме 0 для ввода информации. Формат управляющего слова определения режима работы показан в таблице 3.51.

Параллельный интерфейс КР580ВВ55А предназначен для ввода/вывода параллельной информации различного формата. БИС программируемого параллельного интерфейса (ППИ) может использоваться для сопряжения микропроцессора со стандартным периферийным оборудованием.

В состав БИС входят: двунаправленный 8-разрядный буфер данных (BD), связывающий ППИ с системной шиной данных; блок управления записью/чтением (RWCU), обеспечивающий управление внешними/внутренними передачами данных, управляющих слов и информации о состоянии ППИ; три 8-разрядных канала ввода/вывода (PA, PB, PC) для обмена информацией с внешними устройствами. Режим работы каждого из каналов определяется содержимым регистра управляющего слова (РУС).


Таблица 3.51 Формат управляющего слова, определяющего режим работы:

Разряд УС

Значение разряда УС

Задаваемый режим работы

D7

1

-

D6D5

00

Режим 0 для канала ВА и 4-7 разрядов канала ВС

01

Режим 1 для канала ВА и 4-7 разрядов канала ВС

1X

Режим 2 для канала ВА и 4-7 разрядов канала ВС

D4

0

Вывод из канала ВА

1

Ввод в канал ВА

D3

0

Вывод из 4-7 разрядов канала ВС

1

Ввод в 4-7 разряд канала ВС

D2

0

Режим 0 для канала ВВ и 0-3 разрядов канала ВС

1

Режим 1 для канала ВВ и 0-3 разрядов канала ВС

D1

0

Вывод из канала ВВ

1

Ввод в канал ВВ

D0

0

Вывод из 0-3 разрядов канала ВС

1

Ввод в 0-3 разряды канала ВС

Страницы: 1, 2, 3, 4



2012 © Все права защищены
При использовании материалов активная ссылка на источник обязательна.