Для хранения информации о графике каждого знака требуется h¢з ячеек памяти с разрядностью b¢з. Требования к информационной емкости ПЗУ знакогенератора определяются полученными ранее условиями (NЗУ ³ NЗ * h¢з) и (CПЗУ ³ NЗУ * b¢з) и определяется основанием кода алфавита NАЗ и размерностью матрицы h¢зхb¢з:
число ячеек памяти
NПЗУ ³ NАЗ * h¢з = NАЗ2nY,
где nY - разрядность адресных входов ПЗУ:
nY = ] log2 h¢з [; CПЗУ = NПЗУ b¢з.
Количество БИС ПЗУ накопителей m, входящих в знакогенератор, определяется условием
m = CПЗУ / CНК ] NПЗУ / NНК [ ] b¢з / nНК [
m = ] NАЗ * 2nY / NНК [ ] b¢з / nНК [.
Структура БИС ПЗУ представляется из d групп nНК - разрядных ячеек памяти, где
d = NНК / 2nY.
Тогда
CНК = d * 2nY * nНК,
m = ] NАЗ / d [ ] b¢з / nНК [.
Пример.
Пусть используется ПЗУ НК с информационной емкостью СНК = 32х8 и необходимо закодировать графику десяти цифр 0-9. Код обмена информацией двоично-десятичный с весами 8-4-2-1. Матрица знака 5х7.
В соответствии с выражениями определим число групп nНК разрядных ячеек памяти
d = 32 / 23 = 4.
Исходная организация ПЗУ будет представлена как 4х8х8, т.е. с помощью одной микросхемы можно закодировать четыре цифры.
Для выбора информации о графике одной из четырех цифр, закодированной в одной ИМС, используем два младших разряда кода цифры, подавая их на два старших разряда адреса А5, А4 ПЗУ НК. Оставшиеся три адресных разряда А3, А2, А1 используем для вертикальной развертки знака (псевдодвухкоординатный метод отображения), подавая на них код номера ряда матрицы Y3…Y1. Выбор одной из трех БИС по входам ВК осуществим через дешифратор двумя старшими разрядами кода знака Q5Q4 от БЗУ.
Тогда размещение информации о графике цифр в ПЗУ будет представлено следующим образом.
Таблица 1 - Размещение информации о графике цифр в ПЗУ
A3A2A1
Q4Q3
A5A4
00
01
10
11
000
0
001
010
011
100
101
110
111
Y3Y2Y1
Входы DC
Q2Q1
Страницы: 1, 2